PCIE(PCI Express)數(shù)據(jù)采集卡開發(fā)培訓(xùn)班 |
課程描述 |
學(xué)習(xí)pcie總線基礎(chǔ)知識,pcie總線設(shè)備開發(fā)和調(diào)試等實踐知識
學(xué)習(xí)可超越pci experss總線自身的使用,理解再一個通用處理器系統(tǒng)中局部總線的設(shè)計思路與實現(xiàn)方法,從而理解其他處理器系統(tǒng)使用的局部總線。
了解新一代io互連結(jié)構(gòu)的過程中獲得計算機體系結(jié)構(gòu)方面的理論和知識,提高計算機系統(tǒng)硬件和軟件的開發(fā)能力。 |
入學(xué)要求 |
本課程主要針對具備一定基礎(chǔ)的,準(zhǔn)備或者正在設(shè)計基于PCIE的數(shù)據(jù)采集系統(tǒng)方案的學(xué)員。
|
班級規(guī)模及環(huán)境 |
為了保證培訓(xùn)效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限3到5人,多余人員安排到下一期進行。 |
開課時間和上課地點 |
上課地點:【上海】:同濟大學(xué)(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:云峰大廈
近開課時間(周末班/連續(xù)班/晚班):數(shù)據(jù)采集PCIE開班時間:2016年10月1日 |
學(xué)時和學(xué)費 |
☆課時: 共5天,30學(xué)時
☆外地學(xué)員:代理安排食宿(需提前預(yù)定)
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費推薦工作
★實驗設(shè)備請點擊這兒查看★ |
新優(yōu)惠 |
☆團體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個人也優(yōu)惠500元。 |
質(zhì)量保障 |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓(xùn)班中重聽;
2、培訓(xùn)結(jié)束后免費提供一個月的技術(shù)支持,充分保證培訓(xùn)后出效果;
3、培訓(xùn)合格學(xué)員可享受免費推薦就業(yè)機會。 |
課程大綱 PCIE(PCI Express)數(shù)據(jù)采集卡開發(fā)培訓(xùn)班 |
|
第一階段 |
1 PCIE(PCI Express)局部總線設(shè)備基礎(chǔ)知識
1.1 總線性能指標(biāo)
1.2 PC局部總線發(fā)展
1.3 數(shù)據(jù)采集系統(tǒng)概述
1.3 PCI設(shè)備設(shè)計方案
1.3.1 IC
1.3.2 PCIE(PCI Express) IP核
1.3.3 PCIE(PCI Express)接口芯片
1.4 PCIE(PCI Express)設(shè)備開發(fā)
1.4.1 開發(fā)流程
1.4.2 開發(fā)手段
2 PCIE(PCI Express)局部總線規(guī)范
2.1 PCI協(xié)議范圍
2.2關(guān)鍵詞
2.3 PCIE(PCI Express)局部總線信號定義
2.3.1 總述
2.3.2 信號類型
2.3.3 信號定義
2.4 PCIE(PCI Express)局部總線
2.5 PCIE(PCI Express)局部總線電氣規(guī)范及機械特性
2.5.1 電氣環(huán)境
2.5.2 關(guān)鍵
2.5.3 驅(qū)動
2.5.4 技術(shù)指標(biāo)
2.6 PCIE(PCI Express)局部總線擴展
3. Pcie體系結(jié)構(gòu)的組成部件和Pci experss配置詳解
4. 設(shè)計需求分析與功能定義
5. 系統(tǒng)工作原理分析
6. PCIE(PCI Express)接口芯片與FPGA的接口設(shè)計
7. FPGA內(nèi)部結(jié)構(gòu)設(shè)計和代碼設(shè)計詳解
實驗:
1. PCIE(PCI Express)采集卡調(diào)試環(huán)境的建立
2. 開發(fā)軟件使用技巧和調(diào)試技巧實驗
pcie總線的基礎(chǔ)知識 |
- 端到端的數(shù)據(jù)傳遞
- pcie總線使用的信號
- pcie總線的層次結(jié)構(gòu)
- pcie擴展
- pcie設(shè)備的初始化
|
pcie體系結(jié)構(gòu)的組成部件 |
- 基于pcie架構(gòu)的處理器系統(tǒng)
- 組成結(jié)構(gòu)
- 硬件原理
- 端口
- pcietopci/pcix橋片
- pcie設(shè)備的擴展配置空間
- power management講解
- pci express 結(jié)構(gòu)
- pci express 要點
|
|
第二階段 |
1. 硬件系統(tǒng)實現(xiàn)
2. 樣機的調(diào)試方法和技巧
3. FPGA與PCIE協(xié)同設(shè)計
4. PCIE接口芯片的模式管腳定義和總線操作詳解和開發(fā)技巧
5. 中斷開發(fā)詳解和技巧
6. PCI配置寄存器詳解和開發(fā)技巧,
7.
本地配置寄存器詳解和開發(fā)技巧,
8.
DMA寄存器詳解和開發(fā)技巧,
9.
IO寄存器配置詳解和開發(fā)技巧
實驗:
1. PCIE(PCI Express)采集卡VERILOG開發(fā)實驗
2. 狀態(tài)機編程實驗
3. VERILOG編程思想
4. FPGA VERILOG 編程控制PCIE(PCI Express)采集卡實驗
|
第三階段 |
1. ddk開發(fā)pci總線設(shè)備驅(qū)動程序
2. Windows pci設(shè)備驅(qū)動
3. PCIE Windows新WDF架構(gòu)驅(qū)動的編寫思路和技巧
4. PCIE(PCI Express)采集卡Windows驅(qū)動的電源管理設(shè)計
5. PCIE(PCI Express)采集卡Windows驅(qū)動的中斷設(shè)計
5. PCIE(PCI Express)采集卡Windows驅(qū)動的數(shù)據(jù)傳輸和讀寫設(shè)計
6. PCIE(PCI Express)采集卡Windows驅(qū)動和應(yīng)用程序通信的編程設(shè)計
7. Linux PCIE(PCI Express)采集卡的初始化過程
8. Linux PCIE(PCI Express)采集卡的中斷處理
實驗:
1. PCIE(PCI Express)采集卡Windows驅(qū)動開發(fā)實驗
2. PCIE(PCI Express)采集卡Windows應(yīng)用程序開發(fā)實驗
|
|